商店
参考
安尼公司
切换导航
内部工具
页面工具
显示页面
旧版本
导入链接
站点工具
最近的变化
网站地图
媒体经理
用户工具
登录
狗万man05 .com
FPGA/SoC开发板
艺术A7
艺术S7
Arty Z7
巴斯3
Cmod A7
Cmod S7
科拉Z7
Eclypse Z7
基因系统2
祖杰尼斯
Nexys A7
Nexys视频
USB104 A7
USRP B205mini-i
Zedboard Zynq-7000开发板
ZyboZ7
见识
程序员
见识
扩展模块
Zmods
Zmod示波器1410
Zmod AWG 1411
见识
PMOD
见识
Pcams
FMC Pcam适配器
Pcam 5C
微控制器板
巴斯MX3
Max32
uC32
WF32
Wi火灾
见识
狗万电脑平台
USB示波器、分析仪和信号发生器
模拟发现2
模拟发现专业版(ADP5250)
模拟发现专业版(ADP3450/ADP3250)
模拟探索工作室
数字发现
见识
适配器和画布
音频适配器
BNC适配器
试验板突破
试验板适配器
阻抗分析仪适配器
空白画布
试验板帆布
软件
数字化软件
老手2
波形
波形SDK
见识
|
博客
论坛
项目
数字Github
你在这里::
双参考
可编程逻辑
Virtex II专业版
此页面为只读。您可以查看源代码,但不能对其进行更改。如果您认为这是错误的,请咨询管理员。
~~NOTC~~~===Virtex II Pro==={{{Digilent Infobox |手册=[[参考手册]]|支持=https://forum.digilentinc.com/forum/4-fpga/ |Title=Virtex II Pro | Subtitle=Development System | Header=Key Specifications | Logic Cells=30816 | BRAM=2448KB | DDR=高达2GB的DDR SDRAM | Ethernet=板载10/100以太网PHY |时钟=100MHz系统时钟,75MHz SATA | Header=连接性和板载I/O | RS-232=RS-232 DB9串行端口| PS/2=两个PS-2串行端口| Audio=AC-97音频编解码器,带音频\\放大器和扬声器/耳机\\输出和线路电平输出|麦克风=麦克风和线路电平音频输入|视频=车载XSGA输出,在70Hz刷新时高达\\1200 x 1600 |开关=4个|按钮=5个| LED=4个LED |用户LED=4 |用户RGB LED=4 |表头=电气|电源=4.5-5.5V |逻辑电平=3.3V |表头=物理|宽度=x英寸|长度=y英寸|表头=设计资源|主UCF={参考:可编程逻辑:virtex ii pro:UCF|U文件.zip}}|表头=文档|主IC=[[http://www.xilinx.com/support.html#documentation |Virtex II Pro]](XC2VP30)原理图={{:参考:可编程逻辑:virtex ii pro:xupv2p sch.pdf}}}基本系统构建器指南={{:参考:可编程逻辑:virtex ii pro:xupv2p_基本系统构建器.pdf}}}用户指南={:参考:可编程逻辑:virtex ii pro:xupv2p_用户指南.pdf}}{{page>参考手册}\\\===教程=============示例项目=============示例项目===================其他资源=============演示项目===边缘检测--{virtex ii:conv5x5 U matlab jtag\u xup\u hw\u in\u loop.zip\zip}*以太网OneWire--{virtex ii:xup.zip\u}*OneWire--{{:virtex ii:xup bsb_OneWire.zip}}*PS2--{:virtex ii:xup bsb_PS2.zip}*MicroBlaze uClinux--{:virtex ii:uClinux-xupv2p revu 1.zip}==VGA==VGA*SlideShow(带256MB内存){:virtex ii:SlideShow\256MB.zip}512 MB内存控制器}{{:virtex ii:xup_bsb_512m_dual_rank_vga_rev_1.zip|zip}*512 MB带vga控制器的单列DDR内存--{:virtex ii:xup_bsb_512m_Single_rank_vga_rev_1.zip|zip}*256 MB带vga控制器的单列DDR内存--{{{{:virtex ii:bist_rev_1_5.zip}*内置演示--{:virtex ii:Build_Demo_rev_1.zip}==演示项目===视频捕获(使用VDEC1)--{:virtex ii:Video_捕获_rev_1.zip}*XUP-V2Pro包--{:virtex ii:edk-XUP-v2propack.zip}使用高速串行MGORA}{{:virtex ii:xupv2p_aurora.zip | zip}}*用于DSP的带系统生成器的JTAG硬件CoSIm--{{:virtex ii:JTAG_CoSIm.zip}{{{tag>可编程逻辑可编程逻辑启动virtex ii pro资源中心}